30 de septiembre de 2012

Apreciados estudiantes, el motivo de la presente es, informarles que formalmente renuncié a la UNEFA, casa de estudios en la que hice carrera docente desde hace 06 años. Mis mejores deseos para todos ustedes.

Les recuerdo una vez mas "El éxito se debe a la constancia y a la dedicación". Sean constantes y dedíquense sólo así podrán valorar el éxito.

Saludos cordiales.

Rubén León.

5 de mayo de 2012

Buenos días apreciados estudiantes. Como les comenté la clase del día viernes 4-5-12 el segundo montaje es asociado a la punta lógica (en proto-board). La siguiente imágen muestra el diagrama lógico de la punta lógica que recomiendo montar, sin embargo otros modelos de punta lógica son aceptados.


Nota 1: El informe y simulación son asociados a la punta lógica.
Nota 2: Deben traer el primer montaje 1 completamente operativo para la realización de detección de fallas.

19 de enero de 2012

PLANIFICACIÓN DE FIN DE CURSO SISTEMAS DIGITALES 2-2011

SEMANA 13 (16/01-21/01)
TEORÍA: Ejercicios de Análisis de Sistemas Secuenciales Sincrónicos. Teoría y ejercicios de Diseño de Sistemas Secuenciales Sincrónicos.
LABORATORIO: No.

SEMANA 14 (23/01-28/01)
TEORÍA: Ejercicios de Diseño de Sistemas Secuenciales Sincrónicos, ejercicios de diagramas de tiempo. Teoría y ejercicios de Análisis de Sistemas Secuenciales Asincrónicos.
LABORATORIO: Clases de Teoría.
NOTA 1: Aplicación de la PC2 (Miércoles 25/01 o Viernes 27/01 a convenir con los estudiantes)
NOTA 2: El día Sábado 28/01 no hay actividades.

SEMANA 15 (30/01-04/02)
TEORÍA: Teoría y ejercicios de Contadores y Registros.
LABORATORIO: Práctica N°6.

SEMANA 16 (06/02-11/02)
TEORÍA: Ejercicios de Contadores y Registros.
LABORATORIO: Práctica N°7.

SEMANA 17
ENTREGA DE NOTAS FINALES 23/02

26 de noviembre de 2011

FINALIZACIÓN PRÁCTICA NRO. 5

Buenos días. La sección EID401 debe montar el circuito siguiente para el día 01/12/2011 de la semana próxima. Así mismo deben realizar el análisis del circuito propuesto (ecuaciones y tabla de la verdad).

17 de noviembre de 2011

PRÁCTICA DE LABORATORIO NRO. 5 ANÁLISIS Y DETECCIÓN DE FALLAS

Buenas tardes apreciados estudiantes de las secciones EID401 y EID402 de Sistemas Digitales en el periodo 2-2011. Por medio de el siguiente escrito, les informo que el día Jueves 24/11/2011 hay actividades de laboratorio en el horario ya establecido. Esta práctica rompe el esquema con el cual se venía trabajando. El procedimiento consiste en una clase teórica compacta relativa a las técnicas para realizar el análisis detección de fallas, la evaluación de esta práctica será realizada en el laboratorio. Deben traer la Punta Lógica que diseñaron completamente operativa.

4 de julio de 2011

PRUEBA PARCIAL #2 DE ELECTRÓNICA I

Buenos días a todos. La presente publicación es para ratificar que la segunda prueba parcial será aplicada el día miércoles 06/07/2011 a las 09:30am en el aula 5-5. Saludos.

21 de abril de 2011

Guia de Ejercicios.

Buenos días, a continuación les dejo un enlace para que accedan a una guía de ejercicios, correspondiente a la UNIDAD 1. Adicionalmente les informo que las practicas de laboratorio se reinician el día lunes 25-04-2011 con total normalidad.


GUÍA DE EJERCICIOS 1 DE ELECTRÓNICA I.